毕业论文

打赏
当前位置: 毕业论文 > 电子通信 >

基于ATE通用平台的测试适配器的硬件设计(5)

时间:2018-04-19 21:10来源:毕业论文
Stratix III器件装置有多达112个DSP模块。Stratix III DSP模块的体系亮点如下:  高性能、功能优化、全流水线乘法运算  对9位、12位、18位和36为字长的本地


Stratix III器件装置有多达112个DSP模块。Stratix III DSP模块的体系亮点如下:
    高性能、功能优化、全流水线乘法运算
    对9位、12位、18位和36为字长的本地支持
    18位复数乘法运算的本地支持
    对于浮点运算格式有效的支持(24位单精度和53位双精度)
    有符号和无符号输入支持
    内置的加法、减法和单位积累以有效结合乘法结果
    级联18位输入总线,形成抽头延迟线
     级联44位输出总线将输出结果从一个模块传输到下一个模块
     丰富灵活的算数舍入和饱和单位
     高效的桶形位移器支持
     环形功能,支持自适应滤波
DSP模块乘法器可以选择性地根据用户的配置在模块内馈入一个加法器/减法器或累加器。因为所有的连接盒模块都在DSP模块内,所以此选项保存ALM路由资源和提高性能。另外,DSP模块的输入寄存器可以有效地实现移位寄存器以用于FIR滤波器的应用,而且Stratix III DSP模块支持四舍五入换和饱和度。Quartus II软件包括控制基于用户数据参数设置的DSP模块操作模式的宏功能。 基于ATE通用平台的测试适配器的硬件设计(5):http://www.youerw.com/tongxin/lunwen_13649.html
------分隔线----------------------------
推荐内容