毕业论文

打赏
当前位置: 毕业论文 > 自动化 >

FPGA的抢答器设计+代码(2)

时间:2024-02-18 21:16来源:毕业论文
15 6。2 系统整体的仿真 16 7 硬件下载 18 8 硬件实现结果 19 结 论 21 参 考 文 献 22 致谢 23 附录 源代码 24 1 绪论 1。1 研究背景源C于H优J尔W论R文M网WwW.youeRw

15

6。2 系统整体的仿真 16

7 硬件下载 18

8 硬件实现结果 19

结 论 21

参 考 文 献 22

致谢 23

附录 源代码 24

1 绪论

1。1 研究背景源C于H优J尔W论R文M网WwW.youeRw.com 原文+QQ752-018766

如今,我们已经迈入高度发展的信息化时代。当今世界,电子产品的更新换代速度越来越快,性能也在不断提高,但是价格却一直在下降。为什么会造成这样的现象呢?是因为生产制造技术和电子设计的发展。电子设计技术的核心就是EDA技术。如果要实现大规模集成电路的设计和制造,必须有EDA技术支撑。因此设计师们要用更加合适、方便的EDA工具,改变传统的设计思路,优化设计构想、探求设计方案,以最高的效率,开发出性能优良、质量一流的电子产品,这就对 EDA技术提出了更高的要求。传统的 EDA设计方法虽然有一定的优势,但是一旦出现错误查找和修改十分不方便,因此这是一种费时、费力的设计方法。而现代电子设计技术( EDA)采纳的是自顶向下的设计流程,十分快捷高效。EDA技术在电子产品的设计思维,设计流程,系统硬件组成,设计重要性,设计周期等方面具有更大的优势[1]。所以本次设计我们舍弃了传统的EDA设计方法,选择了现代电子技术进行抢答器的设计。

1。2 研究目的

智力竞赛展现出它独特的魅力,它往往能吸引很多人的目光,人们从中可以学到很多科学知识和生活常识,寓教于乐。智力竞赛采取的方式是在规定的时间内回答出主持人提出的问题,有抢答的也有必答的。但是,像这样的抢答比赛,我们不能够准确的确定出谁是最先抢答成功的,不知道他什么时候抢答的,也不知道参赛者的抢答是否符合规定。如果我们只是依靠主持人来对比赛进行裁定,那有可能会出现这样那样的问题,所以我们才会想要设计出一款能够满足我们各项需求的抢答器来公正、准确的解决这些问题。

抢答器在智能竞赛中的应用是十分普遍的,在各类的竞赛中,我们都要通过抢答器来客观、准确的判断出谁是最先抢答的参赛者。早期的抢答装置主要由三个晶体管、可控硅、发光管等器件组成,能通过发光管的指示灯来识别参赛者的号码。现在多半智能抢答器都是由单片机或数字集成电路构成的,而本次我设计的是基于FPGA的抢答器设计。它主要实现的功能有:倒计时功能,参赛者的号码显示以及得分显示[2]。

2 EDA的简介

2。1 EDA技术的概述来自优I尔Q论T文D网WWw.YoueRw.com 加QQ7520~18766

20世纪末,随着数字电子技术的发展,信息化显著提高,同时社会生产力也得到了进一步发展。目前,人类生活的各个方面都离不开数字电子技术。现代电子设计技术的核心是EDA(Electronic Design Automation)技术。EDA技术借助电脑,在EDA软件工具平台上,将硬件描述语言HDL(Hardware Description Language,硬件描述语言)作为系统描述的逻辑手段,从而完成设计文件,并自动地完成逻辑编译、生成元器件、画出顶层实体图,经过系统仿真,然后下载到可编程逻辑器件 CPLD/ FPGA或专用集成电路 ASIC( Application Specific Integrated Circuit)芯片中,实现全部的电子电路设计功能。 电子电路设计人员使用硬件描述语言VHDL和EDA软件平台来完成对系统硬件功能的实现,提高了工作效率,减短了设计时间,节约了原本所需要的设计花费。 FPGA的抢答器设计+代码(2):http://www.youerw.com/zidonghua/lunwen_201934.html

------分隔线----------------------------
推荐内容